Microchip:클록 버퍼는 DB2000Q/QL 표준과 PCIe Gen 4 및 5 낮은 지터 사양을 충족합니다.
데이터 센터가 더 큰 대역폭과 더 빠른 인프라로 마이그레이션함에 따라 더 높은 성능의 타이밍 장치에 대한 필요성이 중요해지고 있습니다. 차세대 데이터 센터 애플리케이션을 위한 PCIe Gen 5 지터 표준을 능가하는 4개의 새로운 20출력 차동 클록 버퍼가 이제 Microchip Technology에서 제공됩니다. ZL40292(85Ω 종단) 및 ZL40293(100Ω 종단)은 새로운 DB2000Q 사양을 충족하도록 특별히 설계되었으며 ZL40294(85Ω 종단) 및 ZL40295(100Ω 종단)는 DB2000QL 산업 표준을 충족하도록 설계되었습니다. 모두 차세대 서버, 데이터 센터, 저장 장치 및 기타 PCIe 애플리케이션에 이상적입니다. 이 새로운 장치는 PCIe Gen 1, 2, 3 및 4 사양도 충족합니다.
각 버퍼는 다른 많은 PCIe 애플리케이션과 함께 데이터 센터 서버 및 스토리지 장치의 중앙 처리 장치, FPGA 및 물리 계층(PHY)과 같은 여러 주변 구성 요소에 걸쳐 분산 클록이 필요한 칩셋을 이상적으로 보완합니다. 약 20펨토초의 디바이스의 낮은 추가 지터는 80펨토초의 DB2000Q/QL 사양을 훨씬 초과합니다. 이를 통해 설계자는 촉박한 타이밍 예산을 충족하면서 데이터 속도를 높일 수 있는 큰 마진을 얻을 수 있습니다. 이러한 장치는 최대 20개의 출력에 클록을 분배할 때 지터를 최소화하여 버퍼를 통해 클록 신호의 무결성과 품질을 유지합니다.
새로운 버퍼는 저전력 고속 전류 조향 로직(LP-HCSL)을 사용하여 전력 소비를 낮추고 전력 예산을 크게 절감합니다. LP-HCSL은 표준 HCSL과 비교하여 1/3의 전력을 소비하므로 전력 소비가 크게 감소합니다. 이 기능은 또한 고객이 보드에서 더 긴 트레이스를 구동할 수 있는 기능을 제공하여 신호 라우팅을 개선하는 동시에 구성 요소와 보드 공간을 줄입니다. 예를 들어 ZL40292는 기존 HCSL 버퍼에 비해 최대 80개의 종단 저항(출력당 4개)을 제거할 수 있습니다.